news 2026/4/16 23:14:00

fpga verilog 实现串口收发通信,上板可直接通信 支持xilinx和altera

作者头像

张小明

前端开发工程师

1.2k 24
文章封面图
fpga verilog 实现串口收发通信,上板可直接通信 支持xilinx和altera

fpga verilog 实现串口收发通信,上板可直接通信 支持xilinx和altera

这玩意儿搞过FPGA的都知道,串口通信算是基本功里的战斗机了。今天咱们直接撸代码,不废话硬件原理,反正就是搞个能收能发的模块,Xilinx的板子和Altera的板子通吃。

先看波特率生成——这玩意是串口的命门。拿个50MHz时钟为例,要搞个115200的波特率,分频系数这么算:

localparam CLK_FREQ = 50_000_000; localparam BAUD_RATE = 115200; localparam BAUD_COUNT = CLK_FREQ / BAUD_RATE; reg [15:0] baud_counter; always @(posedge clk) begin if(baud_counter == BAUD_COUNT-1) begin baud_tick <= 1'b1; baud_counter <= 0; end else begin baud_tick <= 1'b0; baud_counter <= baud_counter + 1; end end

重点在分频系数别算错,尤其是Altera的Cyclone系列时钟架构和Xilinx不一样的时候,实测发现有些板子需要把分频系数减1才能准确。

发送模块的核心是状态机,直接上硬菜:

reg [3:0] tx_state; reg [7:0] tx_data; always @(posedge clk) begin case(tx_state) 0: if(tx_start) begin tx_reg <= 0; //起始位 tx_state <= 1; bit_count <= 0; end 1: if(baud_tick) begin tx_reg <= tx_data[bit_count]; bit_count <= bit_count + 1; tx_state <= (bit_count == 7) ? 2 : 1; end 2: if(baud_tick) begin tx_reg <= 1; //停止位 tx_state <= 3; end 3: begin tx_done <= 1'b1; tx_state <= 0; end endcase end

注意这里用了非标准写法,状态直接用数字表示,老司机都懂——状态少的时候这么写更直观。停止位搞个1.5位的骚操作?别,老老实实1位最稳妥。

fpga verilog 实现串口收发通信,上板可直接通信 支持xilinx和altera

接收模块的玄学在于抗干扰:

reg [7:0] rx_buffer; reg [2:0] sample_counter; always @(posedge clk) begin if(rx_sync) begin //消抖后的信号 case(rx_state) 0: if(!rx_sync) begin //检测起始位 sample_counter <= 0; rx_state <= 1; end 1: if(baud_tick) begin sample_counter <= sample_counter + 1; if(sample_counter == 3) begin //取中间值采样 rx_buffer[bit_count] <= rx_sync; bit_count <= bit_count + 1; end if(bit_count == 8) begin rx_state <= 2; end end 2: begin //校验停止位 if(rx_sync) rx_valid <= 1'b1; rx_state <= 0; end endcase end end

重点在采样时刻选在数据位中间,用3次采样的多数表决更稳。实测发现某些Altera板子的IO延迟需要调整采样点,这时候改sample_counter的触发条件就行。

跨平台兼容的骚操作在这:

`define ALTERA_RESET 1 //Xilinx用0,Altera用1 reg uart_rst; always @(posedge clk) begin uart_rst <= `ALTERA_RESET ? ~rst_n : rst_p; end

Xilinx的复位通常是高有效,Altera习惯低有效,用宏定义切换美滋滋。记得在顶层模块例化时传对应的复位信号。

最后上板实测,拿个USB转TTL模块,杜邦线接好RX/TX。用个回环测试代码:

always @(posedge clk) begin if(rx_valid) begin tx_data <= rx_buffer; tx_start <= 1'b1; end else begin tx_start <= 1'b0; end end

打开串口助手,敲字母能自发自收就妥了。注意电压匹配——3.3V和5V混接必烧芯片,加个电平转换模块保平安。

版权声明: 本文来自互联网用户投稿,该文观点仅代表作者本人,不代表本站立场。本站仅提供信息存储空间服务,不拥有所有权,不承担相关法律责任。如若内容造成侵权/违法违规/事实不符,请联系邮箱:809451989@qq.com进行投诉反馈,一经查实,立即删除!
网站建设 2026/4/16 11:50:59

Java面试必看:start()和run()哪个才是正确的线程启动方式?

文章目录 Java面试必看&#xff1a;start() 和 run() 哪个才是正确的线程启动方式&#xff1f;一、线程的那些事儿二、初探start()和run()1. start()的作用2. run()的作用3. start()和run()的区别 三、深入理解线程机制1. 线程的状态转换2. start()背后的机制3. run()的实现 四…

作者头像 李华
网站建设 2026/4/17 12:12:40

【易经系列】初九,磐桓,利居贞,利建侯。

文章目录1. 词义拆解2. 深层含义3. 应用场景3.1. 职场应用&#xff1a;新官上任或新项目启动3.2. 投资应用&#xff1a;价值投资与左侧交易初九&#xff0c;磐桓&#xff0c;利居贞&#xff0c;利建侯。 《象》曰&#xff1a;虽磐桓&#xff0c;志行正也。以贵下贱&#xff0c;…

作者头像 李华
网站建设 2026/4/16 12:40:36

《AI Coding手册:Claude Code、OpenAI Codex、OpenClaw深度解析与实战指南》

《AI Coding手册:Claude Code、OpenAI Codex、OpenClaw深度解析与实战指南》 手册概述 手册定位:本手册是面向专业软件开发者的AI辅助编程权威指南,系统解析Claude Code、OpenAI Codex和OpenClaw三大主流AI编码智能体的技术架构、应用方法和最佳实践。 核心方法论:采用&…

作者头像 李华
网站建设 2026/4/17 12:21:50

基于Java的二手物品交易系统 开题报告(15)

目录 项目背景与意义系统功能模块技术选型创新点预期成果 项目技术支持可定制开发之功能亮点源码获取详细视频演示 &#xff1a;文章底部获取博主联系方式&#xff01;同行可合作 项目背景与意义 随着电商和共享经济的发展&#xff0c;二手物品交易需求显著增长。基于Java的二…

作者头像 李华
网站建设 2026/4/16 23:09:54

用于管理和协调多个进程:用于Docker容器的Supervisor配置文件

用于管理和协调多个进程&#xff1a;用于Docker容器的Supervisor配置文件 文章目录 用于管理和协调多个进程&#xff1a;用于Docker容器的Supervisor配置文件一、Supervisor基础配置1. **UNIX Socket服务器配置**2. **Supervisor主进程配置** 二、服务进程配置&#xff08;按启…

作者头像 李华